Xilinx הכריזה שרכיבי Kintex ו-Virtex זמינים מעכשיו בארכיטקטורת UltraScale

פורסם ב-דצמבר 22, 2013

ההכרזה החדשה כוללת שילוב של רכיבי ה-FPGA ממשפחות Kintex ו-Virtex בתוך ארכיטקטורת UltraScale. בנוסף למתודולוגיות שהובאו מעולם ה-ASIC, ארכיטקטורה זו כוללת ייצור באמצעות טרנזיסטורי 3D-IC

Share via Whatsapp

חברת Xilinx הכריזה על הזמינות של הרכיבים המיתכנתים ממשפחת UltraScale המיוצרים בתהליך של 20 ננומטר. הרכיבים כוללים דוקומנטציה ותמיכה בסביבת הפיתוח Vivado, הנהנית מ חוזקות פיתוח של סביבת ASIC.

 ULTRASCALE

זיילינקס סיפקה את הסיליקון הראשון שלה בתהליך 20 ננומטר בתחילת חודש נובמבר 2013, וממשיכה להוציא את שאר רכיבי המשפחה. רכיבים אלו מיוצרים במתכונת של SoC ומיועדים לשלב בין היתרונות של רכיבי ASIC עם היתרונות של רכיבים מיתכנתים.

ההכרזה החדשה כוללת שילוב של רכיבי ה-FPGA ממשפחות Kintex ו-Virtex בתוך ארכיטקטורת UltraScale. בנוסף למתודולוגיות שהובאו מעולם ה-ASIC, ארכיטקטורה זו כוללת ייצור באמצעות טרנזיסטורי 3D-IC, המספקים שיפור של פי 1.5-2 בביצועים וחיסכון של עד 50% בהספק.

בין השאר, הם כוללים יכולות חיווט (Routing) משופרות, ארכיטקטורת שעונים מעולם ה-ASIC ושיפורים בקישוריות הפנימית. נשיא ומנכ"ל זיילינקס העולמית, משה גבריאלוב, אמר שהשילוב של סיליקון ופתרונות התכנון, מאפשר את הנתיב המהיר ביותר להשגת בידול משמעותי של מערכות עבור לקוחותינו ומאפשר חלופה מעולה ל-ASIC ול-ASSPs".

VIRTEX

Kintex UltraScale Family
The new Kintex® UltraScale™ FPGAs deliver up to 1.16M logic cells, 5,520 optimized DSP slices, 76 Mbits of BRAM, 16.3Gbps backplane-capable transceivers, PCIe® Gen3 hard blocks, integrated 100Gb/s Ethernet MAC and 150Gb/s Interlaken IP Cores, and DDR4 memory interfaces.  Initially introduced as part of the 28nm Xilinx 7 series family, Kintex devices established the new mid-range category of best price-performance at the lowest power.  Kintex UltraScale devices are designed to continue leadership in this category to meet the requirements for the growing number of key applications including:

  • 8K/4K Super High Vision Displays and Equipment
  • 256-channel Ultrasound
  • 8X8 Mixed Mode LTE and WCDMA radio with smart beamforming
  • 100G Traffic Management/NIC
  • DOCSIS 3.1 CMTS equipment

Virtex UltraScale Family
Virtex® UltraScale™ largest family member delivers 4.4M logic cells, 1,456 user I/Os, 48 x 16.3 Gb/s backplane-capable transceivers and 89 Mbits of Block RAM, breaking previous records by more than doubling Xilinx's industry's highest capacity Virtex-7 2000T device and delivering a staggering 50M equivalent ASIC gates.   Virtex UltraScale devices include 28Gb/s backplane-capable and 33Gb/s chip-to-optics transceivers, in addition to integrated PCIe Gen3, 100Gb/s Ethernet MAC and 150Gb/s Interlaken IP cores, and DDR4 memory interfaces to support multi-hundred gigabit-per-second levels of system performance with smart processing at full line rates.

The system performance and capacity delivered with the Virtex UltraScale family makes these devices the logical choice for the most challenging applications such as:

  • Single chip 400G MuxSAR
  • 400G Transponder
  • 400G MAC-to-Interlaken bridge
  • Emulation and Prototyping

More information: Xilinx UltraScale

פורסם בקטגוריות: IC Design , Processors , כללי