Altera הכריזה על רכיב ה-FPGA החדש MAX 10

פורסם ב-אוקטובר 8, 2014

משפחה החדשה מחליפה את רכיבי ה-CPLD של Altera, וכוללת יכולות FPGA מלאות, דוגמת הטמעת מעבד Nios II, מעבדי אותות, זיכרון בלתי נדיף ומעגל המרה מסוג ADC

Share via Whatsapp

משפחה החדשה מחליפה את רכיבי ה-CPLD של Altera, וכוללת יכולות FPGA מלאות, דוגמת הטמעת מעבד Nios II, מעבדי אותות, זיכרון בלתי נדיף ומעגל ADC

MAX 10 PHOTO

חברת Altera הוסיפה יכולות עיבוד לקו רכיבי ה-FPGA מהקצה הנמוך ביותר שלה, והכריזה על משפחת MAX 10 החדשה. הרכיבים מיוצרים על-ידי חברת TSMC בגיאומטריה של 55 ננומטר ומבוססים על שערי NOR בלתי נדיפים וכוללים 50 אלף יחידות לוגיות.

המשפחה החדשה מחליפה את רכיבי ה-CPLD של החברה, וכוללת יכולות FPGA מלאות, דוגמת יכולת הטמעה של תוכנת מעבד Nios II, הטמעת בלוקים של מעבדי אותות (DSP) והטמעת תכנונים של בקרי DDR3. בין התכונות המוטמעות ברכיבים: מעגלי המרה מסוג ADC, וזיכרון Flash הניתן להגדרה, אשר מאפשר למשל לאגור שתי תמונות נפרדות ולעבור במהירות ביניהן.

כרטיס הפיתוח של MAX 10 ביחד עם כרטיס Adruino
כרטיס הפיתוח של MAX 10 ביחד עם כרטיס Adruino

Key Features:

MAX 10 FEATURES

תיאור סכימטי של MAX 10
תיאור סכימטי של MAX 10

Qualification and Certification

MAX 10 FPGAs are available in Commercial, Industrial, and Automotive (AEC-Q100) temperature grades.

In addition, they will be supported in a future release of the functional safety pack, TUV Certified to IEC 61508 and ISO 26262, reducing development time and time to market.

Related Links

Product Brochure: MAX 10 FPGAs – Revolutionizing Non-Volatile Integration (PDF)

Technical White Paper: Advanced System Management with Analog Non-Volatile FPGAs (PDF)

Technical White Paper: Five Ways to Build Flexibility into Industrial Applications with FPGAs (PDF)

Technical White Paper: Lowering the Total Cost of Ownership in Industrial Applications (PDF)

Technical Brief: How to Design for Increasing Power Constraints(PDF)

Nios II Processor Documentation

פורסם בקטגוריות: FPGA , כללי